мислев да ставам паралелно со него отпорник,кој што ќе го празни кондензаторот.А сериски отпорник тој за полнење.Мислам така ќе дојде.ако сум грешка поправи ме.
Тоа можеш да го изведеш со транзистор кој ќе го тригеруваш во SAT или OFF преку базата
, како на сликата подолу
. Кога е транзисторот во SAT, напонот меѓу колекторот и емитерот е околу 0.2V (или тука некаде, зависи од транзистор од транзистор), што е практично 0V, што значи дека кондензаторот ќе се испразни преку отпорникот, кој (ако го занемариме напонот од 0.2V меѓу колектор и емитер) е паралелно врзан за кондензаторот. Кога е транзисторот OFF, кондензаторот ќе се полни преку (во овој случај) сериски врзаниот отпорник до напон Vcc
.
ПС: Колово има само еден проблем, сега ми текна
. Ќе го спушта Vcc до 0.2V секој пат кога ќе проведува Q1, така да, подобро е да има некој отпорник измеѓу Vcc и колекторот на транзисторот
, со вредност барем 10 пати поголема од R1
.